Volumes horaires
- CM 16.5
- Projet 0
- TD 16.5
- Stage 0
- TP 0
Crédits ECTS
Crédits ECTS 2.5
Objectif(s)
Cet enseignement a pour objectif de préciser les mécanismes matériels mis en œuvre pour l'exécution optimisé des programmes informatiques dans les ordinateurs. Ces mécanismes permettent d'une part d'augmenter fortement la performance des processeurs ainsi que des communications sur une puce ou une carte.
Ils sont d'autre part nécessaires à la compréhension de problèmes au niveau du système, tels la programmation parallèle ou le support de la mémoire virtuelle pour lesquels le support matériel est indispensable.
Contenu(s)
*Etude d'un bus de communication : notion de maître, d'esclave, d'arbitre
*Architecture des processeurs RISC pipeline simples, se basant sur le MIPS R3000 à 5 étages de pipeline
*Caches, politique de remplacement, politique d'écriture
*Mémoire virtuelle, TLB, MMU
*Multiprocesseurs SMP/MP, support matériel pour la cohérence et la consistance mémoire, la prise de verrou
Prérequis
Modules Circuits digitaux et éléments d'architecture et Logiciel de base de 1ère année.
CONTRÔLE CONTINU :
Type d'évaluation (ex : TP, assiduité, participation) :
SESSION NORMALE :
Type d'examen (écrit, oral, examen sur machine) : un examen écrit
Salle spécifique :
Durée : 3h
Documents autorisés (ex : aucun, résumé feuille A4 manuscrite, dictionnaires, tous documents) :
Documents interdits (ex : livres, tous documents) :
Matériel (ex : calculatrices):
*matériel autorisé, préciser :
*matériel interdit, préciser :
Commentaires :
SESSION DE RATTRAPAGE :
Type d'examen (écrit, oral, examen sur machine) : examen écrit
Salle spécifique :
Durée : 2h
Documents autorisés (ex : aucun, résumé feuille A4 manuscrite, dictionnaires, tous documents) :
Documents interdits (ex : livres, tous documents) :
Matériel (ex : calculatrices):
*matériel autorisé, préciser :
*matériel interdit, préciser :
Commentaires
N1=E1
N2=E2
David Patterson et John Hennessy, Computer Architecture, A Quantitative Approach, 4ème édition, Morgan Kaufman
William Stallings, Computer Organization and Architecture, 5ème édition, Prentice-Hall