Flot de conception microelectronique - 4PMEFCM9
A+Augmenter la taille du texteA-Réduire la taille du texteImprimer le documentEnvoyer cette page par mail
Volumes horaires
- CM : 10.0
- TD : 4.0
- TP : 0
- Projet : 0
- Stage : 0
Crédits ECTS : 2.0
Objectifs
Découvrir les flots de conception modernes utilisés pour la conception de systèmes intégrés
Contact Laurent FESQUET
Contenu - Introduction à la CAO et au flot de conception
- Bibliothèque de cellules et modèles associés (views et caractérisation de views : temps, puissance, abstract, layout)
- Modélisation et simulation
- Techniques de simulation (simulateur, test bench) Synthèse logique et optimisations
- Conception au niveau RTL
- Synthèse logique ASIC et FPGA
- Technology Mapping
- Analyse de Timing (STA) et Retiming
- Analyse de puissance (dynamique et statique) et optimisation
- Back-end (algorithmes et principes)
- Floorplanning
- Dimensionnement du rail d'alimentation
- Placement
- Génération d'un arbre d'horloge
- Routage
- DRC, ERC, LVS
PrérequisConnaissances élémentaires en conception numérique et analogique
Contrôles des connaissances Situation normale
Session 1 Devoir surveillé: 2h
Session 2 Devoir surveillé: 2h remplace note session1
Situation confinée
Session1 Devoir maison
Session 2 devoir maison remplace note session 1
voir description
Informations complémentaires Le cours vaut 0.5 ECTS pour les étudiants du cursus UE Conception 1
Cursus ingénieur->Apprentissage MT->Semestre 7
Cursus ingénieur->Filières->Semestre 7
A+Augmenter la taille du texteA-Réduire la taille du texteImprimer le documentEnvoyer cette page par mail
mise à jour le 5 novembre 2018