Volumes horaires
- CM 12.0
- Projet 0
- TD 12.0
- Stage 0
- TP 0
Crédits ECTS
Crédits ECTS 1.5
Objectif(s)
Comprendre les techniques de base en conception de circuits intégrés numériques, en utilisant différents styles de logiques, et maîtriser certaines techniques d'optimisation du niveau porte au niveau circuit.
Contact Regis LEVEUGLEContenu(s)
- Caractéristiques principales de la logique CMOS statique
- Styles de conception logique : CMOS statique, logique de tranfert et CMOS dynamique
- Fonctions arithmétiques
- Verrous, bascules
- Blocs mémoire
- Optimisation électrique : dimensionnement, techniques d'amplification
- Circuits synchrones de type processeur basés sur un chemin de données et un contrôleur
Prérequis
Logique combinatoire et séquentielle
Session 1 : devoir surveillé écrit 2h
Cours et documents autorisés, calculatrice Phelma autorisée mais non indispensable
Session 2 : oral 30 minutes ou devoir surveillé écrit 2h selon nombre d'étudiants
Cours et documents autorisés, calculatrice Phelma autorisée mais non indispensable
Si confinement, adaptation via zoom.
examen 2h avec documents en session 1
rattrapage remplaçant la note précédente en session 2, oral 30 minutes sans documents
Si confinement :
examen 1h avec oral 20 minutes via Zoom en session 1
mêmes modalités en session 2 via Zoom