Volumes horaires
- CM 12.0
- Projet 0
- TD 10.0
- Stage 0
- TP 0
Crédits ECTS
Crédits ECTS 2.0
Objectif(s)
Comprendre les techniques de base et les techniques avancées de la conception numérique, en utilisant différents styles de logiques, et maîtriser les techniques d'optimisation du niveau porte au niveau circuit.
Contact Regis LEVEUGLEContenu(s)
- Caractéristiques principales de la logique CMOS statique
- Styles de conception logique : CMOS statique, logique de tranfert et CMOS dynamique
- Fonctions arithmétiques
- Verrous, bascules
- Blocs mémoire
- Optimisation électrique : dimensionnement, techniques d'amplification
- Circuits synchrones de type processeur basés sur un chemin de données et un contrôleur
Prérequis
Logique combinatoire et séquentielle
Contrôle des connaissances
DS 2h - (pas de CC)
examen écrit (2h, avec documents) en session 1
Session 1 si confinement : examen écrit 1h ou QCM Chamilo selon possibilités
en session 2, rattrapage oral 30 minutes sans documents, remplaçant la note précédente - oral remplacé par un examen écrit si trop d'étudiants concernés
Session 2 si confinement : oral 30 minutes via zoom